(9)PCle4.0上電階段的鏈路協商過程會先協商到8Gbps,成功后再協商到16Gbps;(10)PCIe4.0中除了支持傳統(tǒng)的收發(fā)端共參考時鐘模式,還提供了收發(fā)端采用參考時鐘模式的支持。通過各種信號處理技術的結合,PCIe組織總算實現了在兼容現有的FR-4板材和接插 件的基礎上,每一代更新都提供比前代高一倍的有效數據傳輸速率。但同時收/發(fā)芯片會變 得更加復雜,系統(tǒng)設計的難度也更大。如何保證PCIe總線工作的可靠性和很好的兼容性, 就成為設計和測試人員面臨的嚴峻挑戰(zhàn)。pcie 有幾種類型,哪個速度快?校準PCI-E測試方案
·TransactionProtocolTesting(傳輸協議測試):用于檢查設備傳輸層的協議行為。·PlatformBIOSTesting(平臺BIOS測試):用于檢查主板BIOS識別和配置PCIe外設的能力。對于PCIe4.0來說,針對之前發(fā)現的問題以及新增的特性,替換或增加了以下測試項目·InteroperabilityTesting(互操作性測試):用于檢查主板和插卡是否能夠訓練成雙方都支持的比較高速率和比較大位寬(Re-timer要和插卡一起測試)?!aneMargining(鏈路裕量測試):用于檢查接收端的鏈路裕量掃描功能。其中,針對電氣特性測試,又有專門的物理層測試規(guī)范,用于規(guī)定具體的測試項目和測試方法。表4.2是針對PCIe4.0的主板或插卡需要進行的物理層測試項目,其中灰色背景的測試項目都涉及鏈路協商功能。校準PCI-E測試方案我的被測件不是標準的PCI-E插槽金手指的接口,怎么進行PCI-E的測試?
并根據不同位置處的誤碼率繪制出類似眼圖的分布圖,這個分布圖與很多誤碼儀中眼圖掃描功能的實現原理類似。雖然和示波器實 際測試到的眼圖從實現原理和精度上都有一定差異,但由于內置在接收芯片內部,在實際環(huán) 境下使用和調試都比較方便。PCIe4.0規(guī)范中對于Lane Margin掃描的水平步長分辨率、 垂直步長分辨率、樣點和誤碼數統(tǒng)計等都做了一些規(guī)定和要求。Synopsys公司展 示的16Gbps信號Lane Margin掃描的示例。克勞德高速數字信號測試實驗室
PCIe4.0的測試夾具和測試碼型要進行PCIe的主板或者插卡信號的一致性測試(即信號電氣質量測試),首先需要使用PCIe協會提供的夾具把被測信號引出。PCIe的夾具由PCI-SIG定義和銷售,主要分為CBB(ComplianceBaseBoard)和CLB(ComplianceLoadBoard)。對于發(fā)送端信號質量測試來說,CBB用于插卡的測試,CLB用于主板的測試;但是在接收容限測試中,由于需要把誤碼儀輸出的信號通過夾具連接示波器做校準,所以無論是主板還是插卡的測試,CBB和CLB都需要用到。PCI-e體系的拓撲結構;
如前所述,在PCle4.0的主板和插卡測試中,PCB、接插件等傳輸通道的影響是通過測 試夾具進行模擬并且需要慎重選擇ISI板上的測試通道,而對端接收芯片封裝對信號的影 響是通過軟件的S參數嵌入進行模擬的。測試過程中需要用示波器軟件或者PCI-SIG提 供的測試軟件把這個S參數文件的影響加到被測波形上。
PCIe4.0信號質量分析可以采用兩種方法: 一種是使用PCI-SIG提供的Sigtest軟件 做手動分析,另一種是使用示波器廠商提供的軟件進行自動測試。 PCIE3.0和PCIE4.0應該如何選擇?校準PCI-E測試方案
走pcie通道的M.2接口必定是支持NVME協議的嗎?校準PCI-E測試方案
校準完成后,在進行正式測試前,很重要的一點就是要能夠設置被測件進入環(huán)回模式。 雖然調試時也可能會借助芯片廠商提供的工具設置環(huán)回,但標準的測試方法還是要基于鏈 路協商和通信進行被測件環(huán)回模式的設置。傳統(tǒng)的誤碼儀不具有對于PCle協議理解的功 能,只能盲發(fā)訓練序列,這樣的缺點是由于沒有經過正常的鏈路協商,可能會無法把被測件 設置成正確的狀態(tài)。現在一些新型的誤碼儀平臺已經集成了PCIe的鏈路協商功能,能夠 真正和被測件進行訓練序列的溝通,除了可以有效地把被測件設置成正確的環(huán)回狀態(tài),還可 以和對端被測設備進行預加重和均衡的鏈路溝通。校準PCI-E測試方案