亚洲日韩国产二区无码,亚洲av永久午夜在线观看红杏,日日摸夜夜添夜夜添无码免费视频,99精品国产丝袜在线拍国语

DDR測試DDR一致性測試方案

來源: 發(fā)布時間:2024-06-19

制定DDR 內(nèi)存規(guī)范的標(biāo)準(zhǔn)化組織是JEDEC(Joint Electron Device Engineering  Council,)。按照J(rèn)EDEC組織的定義, DDR4 的比較高數(shù)據(jù)速率已經(jīng) 達(dá)到了3200MT/s以上,DDR5的比較高數(shù)據(jù)速率則達(dá)到了6400MT/s以上。在2016年之 前,LPDDR的速率發(fā)展一直比同一代的DDR要慢一點。但是從LPDDR4開始,由于高性 能移動終端的發(fā)展,LPDDR4的速率開始趕超DDR4。LPDDR5更是比DDR5搶先一步在 2019年完成標(biāo)準(zhǔn)制定,并于2020年在的移動終端上開始使用。DDR5的規(guī)范 (JESD79-5)于2020年發(fā)布,并在2021年開始配合Intel等公司的新一代服務(wù)器平臺走向商 用。圖5.2展示了DRAM技術(shù)速率的發(fā)展。D9050DDRC DDR5 發(fā)射機(jī)合規(guī)性測試軟件.DDR測試DDR一致性測試方案

DDR測試DDR一致性測試方案,DDR一致性測試

自動化一致性測試

因為DDR3總線測試信號多,測試參數(shù)多,測試工作量非常大,所以如果不使用自動化 的方案,則按Jedec規(guī)范完全測完要求的參數(shù)可能需要7?14天。提供了全自動的DDR測試 軟件,包括:支持DDR2/LPDDR2的N5413B軟件;支持DDR3/LPDDR3的U7231B軟件; 支持DDR4的N6462A軟件。DDR測試軟件的使用非常簡便,用戶只需要 按順序選擇好測試速率、測試項目并根據(jù)提示進(jìn)行參數(shù)設(shè)置和連接,然后運(yùn)行測試軟件即可。 DDR4測試軟件使用界面的例子。 浙江DDR一致性測試維修電話DDR DDR2 DDR3 DDR4 和 DDR5 內(nèi)存帶寬;

DDR測試DDR一致性測試方案,DDR一致性測試

DDR4/5與LPDDR4/5 的信號質(zhì)量測試

由于基于DDR顆?;駾DR DIMM的系統(tǒng)需要適配不同的平臺,應(yīng)用場景千差萬別, 因此需要進(jìn)行詳盡的信號質(zhì)量測試才能保證系統(tǒng)的可靠工作。對于DDR4及以下的標(biāo)準(zhǔn) 來說,物理層一致性測試主要是發(fā)送的信號質(zhì)量測試;對于DDR5標(biāo)準(zhǔn)來說,由于接收端出 現(xiàn)了均衡器,所以還要包含接收測試。

DDR信號質(zhì)量的測試也是使用高帶寬的示波器。對于DDR的信號,技術(shù)規(guī)范并沒有 給出DDR信號上升/下降時間的具體參數(shù),因此用戶只有根據(jù)使用芯片的實際快上升/ 下降時間來估算需要的示波器帶寬。通常對于DDR3信號的測試,推薦的示波器和探頭的帶寬在8GHz;DDR4測試建議的測試系統(tǒng)帶寬是12GHz;而DDR5測試則推薦使用 16GHz以上帶寬的示波器和探頭系統(tǒng)。

前面介紹過,JEDEC規(guī)范定義的DDR信號的要求是針對DDR顆粒的引腳上的,但 是通常DDR芯片采用BGA封裝,引腳無法直接測試到。即使采用了BGA轉(zhuǎn)接板的方 式,其測試到的信號與芯片引腳處的信號也仍然有一些差異。為了更好地得到芯片引腳 處的信號質(zhì)量, 一種常用的方法是在示波器中對PCB走線和測試夾具的影響進(jìn)行軟件的 去嵌入(De-embedding)操作。去嵌入操作需要事先知道整個鏈路上各部分的S參數(shù)模型 文件(通常通過仿真或者實測得到),并根據(jù)實際測試點和期望觀察到的點之間的傳輸函數(shù), 來計算期望位置處的信號波形,再對這個信號做進(jìn)一步的波形參數(shù)測量和統(tǒng)計。展示了典型的DDR4和DDR5信號質(zhì)量測試環(huán)境,以及在示波器中進(jìn)行去嵌入操作的 界面。DDR、DDR2、DDR3 和 DDR4 設(shè)計與測試解決方案;

DDR測試DDR一致性測試方案,DDR一致性測試

DDR時鐘總線的一致性測試

DDR總線參考時鐘或時鐘總線的測試變得越來越復(fù)雜,主要測試內(nèi)容可以分為兩方面:波形參數(shù)和抖動。波形參數(shù)主要包括:Overshoot(過沖);Undershoot(下沖);SlewRate(斜率);RiseTime(上升時間)和FallTime(下降時間);高低時間;DutyCycle(占空比失真)等,測試較簡單,在此不再贅述。抖動測試則越來越復(fù)雜,以前一般只是測試Cycle-CycleJitter(周期到周期抖動),但是當(dāng)速率超過533MT/S的DDR2&3時,測試內(nèi)容相當(dāng)多,不可忽略。表7-15是DDR2667的規(guī)范參數(shù)。對這些抖動參數(shù)的測試需要用軟件實現(xiàn),比如Agilent的N5413ADDR2時鐘表征工具。測試建議用系統(tǒng)帶寬4GHz以上的差分探頭和示波器,測試點在DIMM上靠近DRAM芯片的位置,被測系統(tǒng)建議運(yùn)行MemoryTest類的總線加壓軟件。 DDR4 和 LPDDR4 一致性測試軟件。吉林測量DDR一致性測試

DDR4/LPDDR4 一致性測試;DDR測試DDR一致性測試方案

克勞德高速數(shù)字信號測試實驗室

一個實際的DDR4總線上的讀時序和寫時序。從兩張圖我們可 以看到,在實際的DDR總線上,讀時序、寫時序是同時存在的。而且對于讀或者寫時序來 說,DQS(數(shù)據(jù)鎖存信號)相對于DQ(數(shù)據(jù)信號)的位置也是不一樣的。對于測試來說,如果 沒有軟件的輔助,就需要人為分別捕獲不同位置的波形,并自己判斷每組Burst是讀操作還 是寫操作,再依據(jù)不同的讀/寫規(guī)范進(jìn)行相應(yīng)參數(shù)的測試,因此測量效率很低,而且無法進(jìn)行 大量的測量統(tǒng)計。 DDR測試DDR一致性測試方案